# ARQUITETURA DE COMPUTADORES

Memória Cache

## Tipos de memória

- □ Acesso randômico (direto)
  - tempo de acesso é o mesmo para todas as posições
  - DRAM: Dynamic Random Access Memory
    - □ alta densidade, baixa potência, preço reduzido, lenta
    - ☐ dinâmica: precisa de um "refresh" regular
  - SRAM: Static Random Access Memory
    - □ baixa densidade, alta potência, preço elevado, rápida
    - estática: conteúdo dura "para sempre" (enquanto houver alimentação)
- □ Acesso "não-tão-randômico"
  - tempo de acesso varia de posição para posição e de tempos em tempos
  - exemplos: disco magnético, CD-ROM
- Acesso sequencial
  - tempo de acesso varia linearmente com a posição (ex. fita)









## Hierarquia de memória

Como a hierarquia é gerenciada?

- □ Registradores <-> memória
  - pelo compilador
- □ cache <-> memória principal
  - pelo hardware
- □ memória principal <-> disco
  - pelo hardware e pelo sistema operacional (memória virtual)
  - pelo programador (arquivos)



7

## Princípio de localidade

- Hierarquia de memória funciona devido ao <u>princípio de</u> <u>localidade</u>
  - todos os programas repetem trechos de código e acessam repetidamente dados próximos
- localidade temporal: posições de memória, uma vez acessadas, tendem a ser acessadas novamente no futuro próximo
- ☐ <u>localidade espacial</u>: endereços em próximos acessos tendem a ser próximos de endereços de acessos anteriores

## Princípio de localidade

Como explorar o princípio de localidade numa hierarquia de memória?

- Localidade Temporal
  - => Mantenha itens de dados mais recentemente acessados nos níveis da hierarquia mais próximos do processador
- Localidade Espacial
  - => Mova blocos de palavras contíguas para os níveis da hierarquia mais próximos do processador



9

## Hit (acerto) e Miss (falha)

- ☐ Hit: dado aparece em algum bloco no nível superior (junto ao processador)
  - Hit Ratio: a fração de acessos à memória resolvidos no nível superior
  - Hit Time: tempo de acesso ao nível superior, que consiste em:
    - tempo para determinar hit/miss + tempo de acesso à memória (cache)
- Miss: dado precisa ser buscado de um bloco no nível inferior
  - Miss Ratio = 1 (Hit Ratio)
  - Miss Penalty: tempo para determinar hit/miss + tempo gasto para <u>substituir</u> um bloco no nível superior + tempo para fornecer o bloco ao processador
- ☐ Hit Time << Miss Penalty</p>

## Localidade temporal

- ☐ Usualmente encontrada em laços de instruções e acessos a pilhas de dados e variáveis
- ☐ É essencial para a eficiência da memória cache
- ☐ Se uma referência é repetida N vezes durante um laço de programa, após a primeira referência a posição é sempre encontrada na cache

Tc = tempo de acesso à cache

Tm = tempo de acesso à memória principal

Tce = tempo efetivo de acesso à cache

Determine o Tce em função de N, Tc e Tm

$$Tce = \frac{N Tc + Tm}{N} = Tc + \frac{Tm}{N}$$

Para um exemplo onde N=10 e Tm = 20\*Tc, qual seria o Tce?

se Tc = 1 ns, Tm = 20 ns, N = 10 
$$\Longrightarrow$$
 Tce = 3 ns  
N = 100  $\Longrightarrow$  Tce = 1,2 ns

11

## Cache

- ☐ Como sabemos se um dado está na cache?
- ☐ Caso ele esteja, como encontrá-lo?
- □ A maneira mais simples...

Mapeamento direto:

☐ Cada local da memória (nível inferior) é mapeado exatamente para um local na cache





## Mapeamento direto -resumo

- ☐ Endereço é dividido em 2 partes
  - parte menos significativa: índice, usado como endereço na cache onde será armazenada a palavra
  - parte mais significativa: tag, armazenado na cache junto com o conteúdo da posição de memória
- ☐ Quando acesso é feito, índice é usado para encontrar palavra na cache
  - se tag armazenado na palavra da cache é igual ao tag do endereço procurado, então houve hit
- ☐ Endereços com mesmo índice são mapeados sempre para a mesma palavra da cache (substituição simplificada)

15

#### Exemplo de implementação de mapeamento direto endereço gerado pelo processador taq índice tag + índice cache índice dado tag diferentes memória principal iguais processador 16









## Mapeamento completamente associativo - resumo

- □ Vantagem: máxima flexibilidade no posicionamento de qualquer palavra (ou linha) da memória principal em qualquer palavra (ou linha) da cache
- Desvantagens
  - custo em hardware da comparação simultânea de todos os endereços armazenados na cache
  - algoritmo de substituição (em hardware) para selecionar uma linha da cache como consequência de um miss
- Utilizado apenas em memórias associativas de pequeno tamanho
  - tabelas





#### Quantos bits tem a cache no total?

- □ Supondo cache com mapeamento direto, com 64 KB de dados, linha com palavras de 32 bits, endereços de 32 bits
- ☐ 64 KB -> 16 Kpalavras, 2<sup>14</sup> palavras, neste caso 2<sup>14</sup> linhas
- □ cada linha tem 32 bits de dados mais um tag (32-14-2 bits) mais um bit de validade:

$$2^{14} \times (32 + 32 - 14 - 2 + 1) = 2^{14} \times 49 = 784 \times 2^{10} = 784 \text{ Kbits}$$

☐ 98 KB para 64 KB de dados, ou 50% a mais





#### Tamanho da linha

- □ Em geral, uma linha maior aproveita melhor a localidade espacial, MAS
  - linha maior significa maior miss penalty
    - ☐ demora mais tempo para preencher a linha
  - se tamanho da linha é grande demais em relação ao tamanho da cache, miss ratio vai aumentar
    - muito poucas linhas

#### Mapeamento direto - propriedades

- Vantagens
  - não há necessidade de algoritmo de substituição
  - hardware simples e de baixo custo
  - alta velocidade de operação
- Desvantagens
  - desempenho cai se acessos consecutivos são feitos a palavras com mesmo índice (ping-pong)
  - hit ratio inferior ao de caches com mapeamento associativo
- Demonstra-se no entanto que hit ratio aumenta com o aumento da cache, aproximando-se de caches com mapeamento associativo
  - tendência atual é de uso de caches grandes

27

## Origens de falhas (misses) na cache

- Compulsórios (cold start ou chaveamento de processos, primeira referência): primeiro acesso a uma linha
  - é um "fato da vida": não se pode fazer muito a respeito
  - se o programa vai executar "bilhões" de instruções, misses compulsórios são insignificantes
- □ De conflito (ou colisão)
  - múltiplas linhas de memória acessando o mesmo conjunto da cache conjunto-associativa ou mesma linha da cache com mapeamento direto
  - solução 1: aumentar tamanho da cache
  - solução 2: aumentar associatividade (conjunto associativo)
- De capacidade
  - cache n\u00e3o pode conter todas as linhas accessadas pelo programa
  - solução: aumentar tamanho da cache
- ☐ Invalidação: outro processo (p.ex. I/O) atualiza memória

#### Literatura

- □ Stallings cap 4.3 e 4.4
- □ Patterson cap 7

29

### Resumo (1)

- Processador gera endereço de memória e o envia à cache
- Cache deve:
  - verificar se tem cópia da posição de memória correspondente
  - se tem, encontrar a posição da cache onde está esta cópia
  - se não tem, trazer o conteúdo da memória principal e escolher posição da cache onde a cópia será armazenada
- ☐ *Mapeamento* entre endereços de memória principal e endereços de cache resolve estas 3 questões
  - deve ser executado em hardware
- ☐ Estratégias de organização (mapeamento) da cache
  - mapeamento completamente associativo
  - mapeamento direto
  - mapeamento conjunto associativo

## Resumo (2)

- Mapeamento direto
  - Cada local da memória é mapeado exatamente para um local na cache.
- Mapeamento completamente associativo
  - Um bloco pode ser posicionado em qualquer local da cache.
- ☐ Mapeamento set-associativo (associativo por conjunto)
  - A cache possui um número finito de locais (no mínimo
    2) onde cada bloco pode ser colocado.

31

## Questões adicionais...

- ☐ Investigue o funcionamento do mapeamento de cache associativo por conjunto.
- □ Pesquise o tipo de mapeamento de processadores comerciais (Pentium, PowerPC).





#### Processadores comerciais

| Characteristic         | Intel Pentium P4                                                                   | AMD Opteron                       |
|------------------------|------------------------------------------------------------------------------------|-----------------------------------|
| L1 cache organization  | Split instruction and data caches                                                  | Split Instruction and data caches |
| L1 cache size          | 8 KB for data, 96 KB trace cache for<br>RISC Instructions (12K RISC<br>operations) | 64 KB each for Instructions/data  |
| L1 cache associativity | 4-way set associative                                                              | 2-way set associative             |
| L1 replacement         | Approximated LRU replacement                                                       | LRU replacement                   |
| L1 block size          | 64 bytes                                                                           | 64 bytes                          |
| L1 write policy        | Write-through                                                                      | Write-back                        |
| L2 cache organization  | Unified (Instruction and data)                                                     | Unified (instruction and data)    |
| L2 cache size          | 512 KB                                                                             | 1024 KB (1 MB)                    |
| L2 cache associativity | 8-way set associative                                                              | 16-way set associative            |
| L2 replacement         | Approximated LRU replacement                                                       | Approximated LRU replacement      |
| L2 block size          | 128 bytes                                                                          | 64 bytes                          |
| L2 write policy        | Write-back                                                                         | Write-back                        |

FIGURE 7.35 First-level and second-level caches in the Intel Pentium P4 and AMD Opteron. The primary caches in the P4 are physically indexed and tagged; for a discussion of the alternatives, see the Elaboration on page 527.

35

## Escrevendo na cache [1]

- □ Write-through
  - A informação é escrita tanto no bloco da cache quanto no próximo nível da hierarquia de memória
  - Esta técnica usualmente é combinada com um buffer de escrita de modo a eliminar o tempo de espera pela escrita na memória mais lenta (desde que o buffer não encha)



## Escrevendo na cache [2]

- □ Write-back
  - A informação é escrita apenas no bloco de cache. O bloco modificado é escrito no próximo nível da hierarquia de memória somente quando ocorre uma substituição
  - Precisa de um dirty bit para informar se o bloco foi alterado

37

## Escrevendo na cache [3]

- ☐ Comparando ...
  - Write-through: mais barato e mais simples (sem dirty bit)
  - Write-back: escritas sucessivas no mesmo endereço requerem apenas uma escrita na memória mais lenta



A adversidade leva alguns a serem vencidos e outros a baterem recordes.

William A. Ward

There is only one boss: The Customer. And he can fire everybody in the company, from the chairman on down, simply by spending his money somewhere else.

Sam Walton